免費熱線:
400-186-8989
您當前位置:
穩壓器-SBW穩壓器廠-三相穩壓器—大功率穩壓器價格-上海穩壓器廠家 > 穩壓器新聞 > 穩壓器價格 >

  使用不同的時序驅動整流器使電腦穩壓器“

作者:上海穩壓器廠 發布時間:2016-09-23
  簡介80 +和計算機產業拯救氣候行動計劃(Climate Savers Computing)設置計算機的穩壓器強大的效率標準。這些標準;白金;提供計算機穩壓器的水平在20%…簡介80 +和計算機產業拯救氣候行動計劃(Climate Savers Computing)設置計算機的穩壓器強大的效率標準。這些標準;鉑;計算機穩壓器的水平規定,在20%額定負載狀態必須有90%的效率,50%的額定負載效率必須達到94%,而在100%負載效率必須達到91%。為了滿足這些標準,一些穩壓器設計人員選擇使用相移或全橋的直流/直流轉換器與同步整流。這種拓撲結構是一個很好的選擇,因為它可以實現零電壓開關(ZVS)在主FET。驅動同步整流器的一個常用的方法是利用現有的信號來驅動主FET。唯一的問題就是主FET延遲來實現零電壓開關。這可能導致快速電流同時關閉兩個同步整流器,它允許過多的體二極管的傳導,并最終降低系統效率。本文的目的是建議使用不同的時間來驅動這些同步整流器,從而減少體二極管的傳導,并最終提高整體系統的效率。市場上有大量的脈沖寬度調制器(PWM),設計目標是控制相移或全橋變換器,而不是驅動同步整流(QE和QF)。工程師們發現,他們可以控制的FET控制器的PWM和OUTB同步了,這樣他們就可以在這個應用程序中使用。顯示一個轉換器的功能。同步整流移相全橋變換器的改進或問題延遲(QA或QB或QC或QD)FET H橋PWM控制器的傳導,有助于在這些轉換器實現ZVS。QA QB和場效應晶體管的開啟和關閉間和(tDelay)將允許同時QE QF和FET是同時斷開延時,允許主二極管進行導電行為。下面的公式可用于連續流動期間的QF和QE主要二極管傳導損耗的估計:噘起的輸出功率,在VOUT的輸出電壓,VD主要是二極管的正向電壓降,和FS是電感的開關頻率。QE和QF主二極管傳導損耗(PDiode)太多會使設計達不到標準;鉑。更多的細節,請參閱。如圖所示,一個驅動器FET和QF QA,QB,OUTB驅動FET和QE。V1的笨蛋cout濾波網絡的輸入電壓,而vqed和vqfd為相應的同步整流器QE和QF電壓。時間轉換器的時序圖顯示減少QE和QF主二極管導通,最好在QA和QB延遲期(tDelay)允許這些同步整流器被打開。為此,有必要通過自身的輸出驅動QE FET和QF,這是引導;時間和非同步;斷開;時間會重疊。示意圖顯示的相移或全橋變換器有6個單獨的驅動信號的功能,(OUTA到OUTF)。通過工業電器網-中國工業電器網]基于QD給QA,邊外,和插著,可以生成QF(OUTF)和QE(OUTE)信號。表1顯示完成作業所需的時間。理論分析表明該技術消除了主要的二極管導通,將兩門驅動時在時延是斷開的,和顯示的柵極驅動信號一起出現。表1歐特和插著開關采用移相全橋變換器或表1時序轉變;;縮減QE和QF體二極管順序圖的測試結果導電為了查看這項技術如何降低體二極管導通的效果,我們去了12 V的移相全橋變換器或改進一個390-v,并通過4信號驅動場效應管。的同步FET(QE和QF)柵極波形所示,這是由OUTB和PWM輸出驅動一。在和(tDelay),OUTB和一之間的延遲時間可以觀察。QE和QF主二極管導通波形圖6顯示的同步FET(QE和QF)柵極波形,它們由外插著信號和。這些信號是從TI新ucc28950移相全橋控制器產生或。圖6顯示,同時主二極管不導電的QE FET和QF傳導。雖然仍然可以看到一些主要二極管的傳導,但沒有那么多。圖6顯示了QE和QF低體二極管導通波形在DC /直流兩驅動方案600-W從20%到滿負荷的情況下(OUTA和OUTB與OUTE和OUTF)轉換器的效率。在圖7中,轉換器的兩個驅動方案的效率數據顯示。我們可以看到,相比于OUTA和OUTB的使用,對路線和插著的使用效率約為0.4%時,負荷為50%至100%。0.4%,效率的提高似乎并不多,但它是不一樣的,當設計師試圖實現它。圖7 QE和QF 600-W DC /直流傳動效率結論移相全橋變換器或控制器與同步整流和移相全橋變換器控制,即使我們可以通過一個并非設計用于同步整流(OUTA和OUTB驅動方案)OUTA和OUTB之間,實現ZVS延遲兩FET(tDelay)的同步要求關閉的同時。這種延遲會快速電流的FET的體二極管導通期間導致過度。本文表明,更有效的方法是:同步整流疊加的快速延續;上;時間,使體二極管不導電。使用這種方法,雖然身體二極管傳導并沒有完全消失,但其大大降低,從而提高了整個系統的效率,使;鉑;效率標準更可能實現。